MELSEC-QQD65PD2 仕様

性能仕様
チャンネル数 | ||
計数速度切換設定 | ||
カウント入力信号 | 相 | |
信号レベル(φA,φB) | ||
カウンタ | 計数速度(最高) | |
計数範囲 | ||
型式 | ||
最小カウントパルス幅(デューティ比50%) | 1相入力(1逓倍/2逓倍),CW/CCW | |
2相入力(1逓倍/2逓倍/4逓倍) | ||
一致検出 | 比較範囲 | |
比較方法 | 一致出力 | |
範囲内出力 | ||
範囲外出力 | ||
割込み | ||
外部入力 | Z相 | |
ファンクション | ||
ラッチカウンタ | ||
汎用入力(高速) | ||
汎用入力(低速) | ||
外部出力 | 一致出力(高速) | |
一致出力(低速) | ||
汎用出力 | ||
パルス測定 | 測定項目 | |
測定分解能 | ||
測定点数 | ||
カムスイッチ | 出力点数 | |
出力1点あたりのステップ数 | ||
制御周期 | ||
チャンネル内での出力間のばらつき | ||
PWM出力 | 出力周波数範囲 | 一致出力(高速) |
一致出力(低速) | ||
デューティ比 | ||
外部配線接続方式 | ||
適合コネクタ | ||
入出力占有点数 | ||
DC5V内部消費電流 | ||
外形寸法 | 高さ(H) | |
幅(W) | ||
奥行き(D) | ||
質量 |
2チャンネル |
差動入力時: 10kpps/100kpps/200kpps/500kpps/1Mpps/2Mpps(1/2/4逓倍時) 4Mpps(2/4逓倍時) 8Mpps(4逓倍時) DC入力時: 10kpps/100kpps/200kpps(1/2/4逓倍時) |
1相入力(1逓倍/2逓倍),2相入力(1逓倍/2逓倍/4逓倍),CW/CCW入力 |
差動入力時:EIA規格 RS-422-A差動形ラインドライバレベル (AM26LS31(日本テキサス・インスツルメルツ株式会社製)相当) DC入力時:DC5/12/24V 7~10mA |
差動入力時:8M pulse/s(2相4逓倍時) DC入力時:200k pulse/s |
32ビット符号付きバイナリ(-2147483648~2147483647) |
加算方式,減算方式 リニアカウンタ形式,リングカウンタ形式 プリセットカウンタ機能,ラッチカウンタ機能 |
差動入力時:0.5µs(ON/OFF各0.25µs),1相2逓倍時,最小パルス幅:0.25µs DC入力時:5µs(ON/OFF各2.5µs),1相2逓倍時,最小パルス幅:2.5µs |
差動入力時:0.5µs(ON/OFF各0.25µs),2相4逓倍時,最小パルス幅:0.125µs DC入力時:20µs(ON/OFF各10µs),2相4逓倍時,最小パルス幅:5µs |
32ビット符号付バイナリ |
設定値<カウント値,設定値=カウント値,設定値>カウント値 |
設定値(下限値)≦カウント値≦設定値(上限値) |
カウント値<設定値(下限値) 設定値(上限値)<カウント値 |
一致検出割込み機能あり |
差動入力時:EIA規格RS-422-A差動形ラインドライバレベル (AM26LS31(日本テキサス・インスツルメンツ株式会社製)相当):2点 DC入力時:DC5/12/24V 7~10mA:2点 |
DC5/12/24V 7~10mA:2点 |
DC5/12/24V 7~10mA:2点 |
DC24V 7~10mA:2点 |
DC24V 3mA:4点 |
トランジスタ(シンクタイプ)出力:2点 DC12/24V 0.1A/1点,0.8A/1コモン |
トランジスタ(シンクタイプ)出力:6点 DC12/24V 0.1A/1点,0.8A/1コモン |
トランジスタ(シンクタイプ)出力:8点 DC12/24V 0.1A/1点,0.8A/1コモン |
パルス幅(ON幅/OFF幅) |
100ns |
2点/チャンネル |
8点 |
最大16ステップ/1点 |
1ms |
100µs以下 |
DC~最大200kHz |
DC~最大2kHz |
周期時間およびON時間を0.1µs単位で設定可能 |
40ピンコネクタ×2 |
A6CON1,A6CON2,A6CON4(別売) |
32点(I/O割付:インテリ 32点) |
0.23A |
98mm |
27.4mm |
90mm |
0.15kg |